| Входящий номер | 7 |
| Дата подачи заявления | 25.09.2017 |
| Номер заявки | 20170007.8 |
| Заявитель | Даровских Владимир Дмитриевич (KG) |
| Правообладатель | Даровских Владимир Дмитриевич (KG) |
| Контактные данные правообладателя | 720017,г.Бишкек,у.Уметалиева,дом 11,кв.19 |
| Название ТИМС | Топология модульной интегральной микросхемы для иерархической и (или) многосвязной структуры управляющего устройства |
| Дата и место первого выпуска в свет ТИМС | - |
| Автор | Даровских Владимир Дмитриевич (KG) |
| № свидетельства | 7 |
| Дата регистрации | 27.10.2017 |
| Аннотация | Топология модульной интегральной микросхемы для иерархической и (или) многосвязной структуры управляющего устройства относится к пространственно-геометрическому расположению совокупности электронных вычислителей интегральной микросхемы и связей между ними, которая является универсальным управляющим устройством для систем аналогового и числового программного и микропроцессорного управления функциями иерархических и (или) многосвязных объектов автоматизации по последовательному и параллельному исполнению, естественному и случайному выбору, непрерывному и дискретному преобразованию и согласованию поступающей информации о начале, исполнении и завершении заказанных процессов с качественными и количественными их характеристиками. Известны топологии интегральных микросхем с недостатками, заключающимися в жесткой программной установке действий, введенной предварительно в память, снижение функционального потенциала и цикловой производительности микропроцессора в режиме управления, причем исполнение функций возможны лишь в структуре двухуровневой иерархии и не выходит на многосвязную структуру. Для достижения возможности управления многосвязной и даже более развитой иерархической структурой количество микропроцессоров требуется нарастить в глобальном количестве. Это усложняет топологическую схему, удорожая конструкцию. Поэтому целью разработки определена многосвязная модульная топология вычислителей интегральной микросхемы с установлением прямых взаимосвязей каждого из числа потребных для ее конкретного функционирования вычислителей с каждым и ведение как последовательных, так и параллельных вычислительных и управляющих операций по отношению иерархически и (или) многосвязно расположенным объектам. На прилагаемых и визуально воспринимаемых материалах показаны послойный сборный из модулей технологический чертеж и его профиль. Преимуществами организации топологии модульной интегральной микросхемы для иерархической и (или) многосвязной структуры управляющего устройства определены ее свойства исполнения управлений как по иерархии последовательно либо продольно, либо поперечно, так и многосвязном режиме каждый с каждым одновременно последовательно и параллельно. |